target/arm: Implement SVE2 bitwise exclusive-or interleaved
Reviewed-by: Peter Maydell <peter.maydell@linaro.org> Signed-off-by: Richard Henderson <richard.henderson@linaro.org> Message-id: 20210525010358.152808-17-richard.henderson@linaro.org Signed-off-by: Peter Maydell <peter.maydell@linaro.org>
This commit is contained in:
parent
4269fef1f9
commit
2df3ca5599
@ -2372,3 +2372,8 @@ DEF_HELPER_FLAGS_3(sve2_sshll_d, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
|||||||
DEF_HELPER_FLAGS_3(sve2_ushll_h, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
DEF_HELPER_FLAGS_3(sve2_ushll_h, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
||||||
DEF_HELPER_FLAGS_3(sve2_ushll_s, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
DEF_HELPER_FLAGS_3(sve2_ushll_s, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
||||||
DEF_HELPER_FLAGS_3(sve2_ushll_d, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
DEF_HELPER_FLAGS_3(sve2_ushll_d, TCG_CALL_NO_RWG, void, ptr, ptr, i32)
|
||||||
|
|
||||||
|
DEF_HELPER_FLAGS_4(sve2_eoril_b, TCG_CALL_NO_RWG, void, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_4(sve2_eoril_h, TCG_CALL_NO_RWG, void, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_4(sve2_eoril_s, TCG_CALL_NO_RWG, void, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_4(sve2_eoril_d, TCG_CALL_NO_RWG, void, ptr, ptr, ptr, i32)
|
||||||
|
@ -1215,3 +1215,8 @@ SSHLLB 01000101 .. 0 ..... 1010 00 ..... ..... @rd_rn_tszimm_shl
|
|||||||
SSHLLT 01000101 .. 0 ..... 1010 01 ..... ..... @rd_rn_tszimm_shl
|
SSHLLT 01000101 .. 0 ..... 1010 01 ..... ..... @rd_rn_tszimm_shl
|
||||||
USHLLB 01000101 .. 0 ..... 1010 10 ..... ..... @rd_rn_tszimm_shl
|
USHLLB 01000101 .. 0 ..... 1010 10 ..... ..... @rd_rn_tszimm_shl
|
||||||
USHLLT 01000101 .. 0 ..... 1010 11 ..... ..... @rd_rn_tszimm_shl
|
USHLLT 01000101 .. 0 ..... 1010 11 ..... ..... @rd_rn_tszimm_shl
|
||||||
|
|
||||||
|
## SVE2 bitwise exclusive-or interleaved
|
||||||
|
|
||||||
|
EORBT 01000101 .. 0 ..... 10010 0 ..... ..... @rd_rn_rm
|
||||||
|
EORTB 01000101 .. 0 ..... 10010 1 ..... ..... @rd_rn_rm
|
||||||
|
@ -1226,6 +1226,26 @@ DO_ZZZ_WTB(sve2_usubw_d, uint64_t, uint32_t, , H1_4, DO_SUB)
|
|||||||
|
|
||||||
#undef DO_ZZZ_WTB
|
#undef DO_ZZZ_WTB
|
||||||
|
|
||||||
|
#define DO_ZZZ_NTB(NAME, TYPE, H, OP) \
|
||||||
|
void HELPER(NAME)(void *vd, void *vn, void *vm, uint32_t desc) \
|
||||||
|
{ \
|
||||||
|
intptr_t i, opr_sz = simd_oprsz(desc); \
|
||||||
|
intptr_t sel1 = extract32(desc, SIMD_DATA_SHIFT, 1) * sizeof(TYPE); \
|
||||||
|
intptr_t sel2 = extract32(desc, SIMD_DATA_SHIFT + 1, 1) * sizeof(TYPE); \
|
||||||
|
for (i = 0; i < opr_sz; i += 2 * sizeof(TYPE)) { \
|
||||||
|
TYPE nn = *(TYPE *)(vn + H(i + sel1)); \
|
||||||
|
TYPE mm = *(TYPE *)(vm + H(i + sel2)); \
|
||||||
|
*(TYPE *)(vd + H(i + sel1)) = OP(nn, mm); \
|
||||||
|
} \
|
||||||
|
}
|
||||||
|
|
||||||
|
DO_ZZZ_NTB(sve2_eoril_b, uint8_t, H1, DO_EOR)
|
||||||
|
DO_ZZZ_NTB(sve2_eoril_h, uint16_t, H1_2, DO_EOR)
|
||||||
|
DO_ZZZ_NTB(sve2_eoril_s, uint32_t, H1_4, DO_EOR)
|
||||||
|
DO_ZZZ_NTB(sve2_eoril_d, uint64_t, , DO_EOR)
|
||||||
|
|
||||||
|
#undef DO_ZZZ_NTB
|
||||||
|
|
||||||
#define DO_ZZI_SHLL(NAME, TYPEW, TYPEN, HW, HN) \
|
#define DO_ZZI_SHLL(NAME, TYPEW, TYPEN, HW, HN) \
|
||||||
void HELPER(NAME)(void *vd, void *vn, uint32_t desc) \
|
void HELPER(NAME)(void *vd, void *vn, uint32_t desc) \
|
||||||
{ \
|
{ \
|
||||||
|
@ -6030,6 +6030,25 @@ DO_SVE2_ZZZ_TB(SMULLT_zzz, smull_zzz, true, true)
|
|||||||
DO_SVE2_ZZZ_TB(UMULLB_zzz, umull_zzz, false, false)
|
DO_SVE2_ZZZ_TB(UMULLB_zzz, umull_zzz, false, false)
|
||||||
DO_SVE2_ZZZ_TB(UMULLT_zzz, umull_zzz, true, true)
|
DO_SVE2_ZZZ_TB(UMULLT_zzz, umull_zzz, true, true)
|
||||||
|
|
||||||
|
static bool do_eor_tb(DisasContext *s, arg_rrr_esz *a, bool sel1)
|
||||||
|
{
|
||||||
|
static gen_helper_gvec_3 * const fns[4] = {
|
||||||
|
gen_helper_sve2_eoril_b, gen_helper_sve2_eoril_h,
|
||||||
|
gen_helper_sve2_eoril_s, gen_helper_sve2_eoril_d,
|
||||||
|
};
|
||||||
|
return do_sve2_zzw_ool(s, a, fns[a->esz], (!sel1 << 1) | sel1);
|
||||||
|
}
|
||||||
|
|
||||||
|
static bool trans_EORBT(DisasContext *s, arg_rrr_esz *a)
|
||||||
|
{
|
||||||
|
return do_eor_tb(s, a, false);
|
||||||
|
}
|
||||||
|
|
||||||
|
static bool trans_EORTB(DisasContext *s, arg_rrr_esz *a)
|
||||||
|
{
|
||||||
|
return do_eor_tb(s, a, true);
|
||||||
|
}
|
||||||
|
|
||||||
static bool do_trans_pmull(DisasContext *s, arg_rrr_esz *a, bool sel)
|
static bool do_trans_pmull(DisasContext *s, arg_rrr_esz *a, bool sel)
|
||||||
{
|
{
|
||||||
static gen_helper_gvec_3 * const fns[4] = {
|
static gen_helper_gvec_3 * const fns[4] = {
|
||||||
|
Loading…
x
Reference in New Issue
Block a user