; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py ; RUN: llc -mtriple=riscv32 -mattr=+experimental-v,+d,+experimental-zfh -verify-machineinstrs \ ; RUN: --riscv-no-aliases < %s | FileCheck %s declare @llvm.riscv.vmv.v.v.nxv1i8( , i32); define @intrinsic_vmv.v.v_v_nxv1i8_nxv1i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1i8_nxv1i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,mf8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2i8( , i32); define @intrinsic_vmv.v.v_v_nxv2i8_nxv2i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2i8_nxv2i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,mf4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4i8( , i32); define @intrinsic_vmv.v.v_v_nxv4i8_nxv4i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4i8_nxv4i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,mf2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8i8( , i32); define @intrinsic_vmv.v.v_v_nxv8i8_nxv8i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8i8_nxv8i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv16i8( , i32); define @intrinsic_vmv.v.v_v_nxv16i8_nxv16i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv16i8_nxv16i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv16i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv32i8( , i32); define @intrinsic_vmv.v.v_v_nxv32i8_nxv32i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv32i8_nxv32i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv32i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv64i8( , i32); define @intrinsic_vmv.v.v_v_nxv64i8_nxv64i8( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv64i8_nxv64i8: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e8,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv64i8( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv1i16( , i32); define @intrinsic_vmv.v.v_v_nxv1i16_nxv1i16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1i16_nxv1i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,mf4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1i16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2i16( , i32); define @intrinsic_vmv.v.v_v_nxv2i16_nxv2i16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2i16_nxv2i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,mf2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2i16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4i16( , i32); define @intrinsic_vmv.v.v_v_nxv4i16_nxv4i16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4i16_nxv4i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4i16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8i16( , i32); define @intrinsic_vmv.v.v_v_nxv8i16_nxv8i16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8i16_nxv8i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8i16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv16i16( , i32); define @intrinsic_vmv.v.v_v_nxv16i16_nxv16i16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv16i16_nxv16i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv16i16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv32i16( , i32); define @intrinsic_vmv.v.v_v_nxv32i16_nxv32i16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv32i16_nxv32i16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv32i16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv1i32( , i32); define @intrinsic_vmv.v.v_v_nxv1i32_nxv1i32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1i32_nxv1i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,mf2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1i32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2i32( , i32); define @intrinsic_vmv.v.v_v_nxv2i32_nxv2i32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2i32_nxv2i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2i32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4i32( , i32); define @intrinsic_vmv.v.v_v_nxv4i32_nxv4i32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4i32_nxv4i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4i32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8i32( , i32); define @intrinsic_vmv.v.v_v_nxv8i32_nxv8i32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8i32_nxv8i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8i32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv16i32( , i32); define @intrinsic_vmv.v.v_v_nxv16i32_nxv16i32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv16i32_nxv16i32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv16i32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv1i64( , i32); define @intrinsic_vmv.v.v_v_nxv1i64_nxv1i64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1i64_nxv1i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1i64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2i64( , i32); define @intrinsic_vmv.v.v_v_nxv2i64_nxv2i64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2i64_nxv2i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2i64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4i64( , i32); define @intrinsic_vmv.v.v_v_nxv4i64_nxv4i64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4i64_nxv4i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4i64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8i64( , i32); define @intrinsic_vmv.v.v_v_nxv8i64_nxv8i64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8i64_nxv8i64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8i64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv1f16( , i32); define @intrinsic_vmv.v.v_v_nxv1f16_nxv1f16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1f16_nxv1f16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,mf4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1f16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2f16( , i32); define @intrinsic_vmv.v.v_v_nxv2f16_nxv2f16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2f16_nxv2f16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,mf2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2f16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4f16( , i32); define @intrinsic_vmv.v.v_v_nxv4f16_nxv4f16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4f16_nxv4f16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4f16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8f16( , i32); define @intrinsic_vmv.v.v_v_nxv8f16_nxv8f16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8f16_nxv8f16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8f16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv16f16( , i32); define @intrinsic_vmv.v.v_v_nxv16f16_nxv16f16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv16f16_nxv16f16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv16f16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv32f16( , i32); define @intrinsic_vmv.v.v_v_nxv32f16_nxv32f16( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv32f16_nxv32f16: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e16,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv32f16( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv1f32( , i32); define @intrinsic_vmv.v.v_v_nxv1f32_nxv1f32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1f32_nxv1f32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,mf2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1f32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2f32( , i32); define @intrinsic_vmv.v.v_v_nxv2f32_nxv2f32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2f32_nxv2f32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2f32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4f32( , i32); define @intrinsic_vmv.v.v_v_nxv4f32_nxv4f32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4f32_nxv4f32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4f32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8f32( , i32); define @intrinsic_vmv.v.v_v_nxv8f32_nxv8f32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8f32_nxv8f32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8f32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv16f32( , i32); define @intrinsic_vmv.v.v_v_nxv16f32_nxv16f32( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv16f32_nxv16f32: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e32,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv16f32( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv1f64( , i32); define @intrinsic_vmv.v.v_v_nxv1f64_nxv1f64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv1f64_nxv1f64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m1,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv1f64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv2f64( , i32); define @intrinsic_vmv.v.v_v_nxv2f64_nxv2f64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv2f64_nxv2f64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m2,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv2f64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv4f64( , i32); define @intrinsic_vmv.v.v_v_nxv4f64_nxv4f64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv4f64_nxv4f64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m4,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv4f64( %0, i32 %1) ret %a } declare @llvm.riscv.vmv.v.v.nxv8f64( , i32); define @intrinsic_vmv.v.v_v_nxv8f64_nxv8f64( %0, i32 %1) nounwind { ; CHECK-LABEL: intrinsic_vmv.v.v_v_nxv8f64_nxv8f64: ; CHECK: # %bb.0: # %entry ; CHECK-NEXT: vsetvli a0, a0, e64,m8,ta,mu ; CHECK-NEXT: vmv.v.v v8, v8 ; CHECK-NEXT: jalr zero, 0(ra) entry: %a = call @llvm.riscv.vmv.v.v.nxv8f64( %0, i32 %1) ret %a }